Page 50 - สถาปัตยกรรมคอมพิวเตอร์และระบบปฏิบัติการ
P. 50

11-40 สถาปัตยกรรม​คอมพิวเตอร์แ​ ละ​ระบบป​ ฏิบัติ​การ

       2.2		รปู แบบห​ นว่ ยค​ วามจ​ �ำ ท​ ม​ี่ ห​ี ลายพ​ อรต์ หรอื ห​ นว่ ยค​ วามจ​ �ำ ท​ ม​่ี ห​ี ลายช​ อ่ งท​ าง​  รูปแบบก​ ารต​ ่อโ​พรเซสเซอร​์
ลักษณะน​ ีจ้​ ะช​ ่วยใ​หโ้​พรเซสเซอรต์​ ่าง ๆ ในร​ ะบบส​ ามารถเ​ข้าถ​ ึงข​ ้อมูลไ​ด้ ใ​นเ​วลาเ​ดียวกัน สามารถอ​ ่านแ​ ละบ​ ันทึกข​ ้อมูล​
ในห​ น่วย​ความจ​ ำ�ร​ ่วมส​ ามารถ​ทำ�ได้​พร้อม ๆ กัน โดยโ​พรเซสเซอร์​แต่ละต​ ัวจ​ ะม​ ี​หน่วย​ความจ​ ำ�​ของ​ตนเองเ​ป็นส​ ่วน​ตัว
ดัง​แสดงใ​นภ​ าพที่ 11.16

                        หน่วย​ความจ​ ำ�ร​ ่วม

โพรเซสเซอร์ต​ ัว​ที่ 1                         โพรเซสเซอร์​ตัว​ที่ 2

หน่วย​ความ​จำ� 1                               หน่วย​ความจ​ ำ� 2

                     ภาพท​ ่ี 11.16 การต​ อ่ โ​พรเซสเซอรร​์ ูปแ​ บบห​ น่วยค​ วาม​จ�ำ ​ท​ีม่ ี​หลาย​พอร์ต

       2.3		รูปแบบ​การ​เชื่อม​ต่อ​ผ่าน​อินพุต/เอาต์พุต   รูปแบบ​การ​ต่อ​โพรเซสเซอร์​ลักษณะ​นี้​จะ​ทำ�ให้​โพรเซสเซอร์​
และ​หน่วย​ความ​จำ�เป็น​อิสระ​ต่อ​กัน การ​สื่อสาร​ข้อมูล​ระหว่าง​กัน​จะ​กระทำ�​ผ่าน​พอร์ต​ของ​อุปกรณ์​อินพุต/เอาต์พุต​ที่​
เป็นพ​ อร์ต​แบบ​ขนาน​และ​อนุกรม ดังแ​ สดง​ใน​ภาพท​ ี่ 11.17

อินพุต/เอาต์พุต                                อินพุต/เอาต์พุต

โพรเซสเซอร์​ตัว​ที่ 1                          โพรเซสเซอร์​ตัว​ที่ 2

หน่วยค​ วาม​จำ� 1                              หน่วยความจ​ ำ� 2

ภาพท​ ่ี 11.17 การ​ตอ่ ​โพรเซสเซอร์รูป​แบบ​เชือ่ มต​ อ่ ผ​ า่ นอ​ นิ พุต/เอาตพ์ ุต
   45   46   47   48   49   50   51   52   53   54   55