Page 50 - สถาปัตยกรรมคอมพิวเตอร์และระบบปฏิบัติการ
P. 50
11-40 สถาปัตยกรรมคอมพิวเตอร์แ ละระบบป ฏิบัติการ
2.2 รปู แบบห นว่ ยค วามจ �ำ ท มี่ หี ลายพ อรต์ หรอื ห นว่ ยค วามจ �ำ ท ม่ี หี ลายช อ่ งท าง รูปแบบก ารต ่อโพรเซสเซอร์
ลักษณะน ีจ้ ะช ่วยใหโ้พรเซสเซอรต์ ่าง ๆ ในร ะบบส ามารถเข้าถ ึงข ้อมูลได้ ในเวลาเดียวกัน สามารถอ ่านแ ละบ ันทึกข ้อมูล
ในห น่วยความจ ำ�ร ่วมส ามารถทำ�ได้พร้อม ๆ กัน โดยโพรเซสเซอร์แต่ละต ัวจ ะม ีหน่วยความจ ำ�ของตนเองเป็นส ่วนตัว
ดังแสดงในภ าพที่ 11.16
หน่วยความจ ำ�ร ่วม
โพรเซสเซอร์ต ัวที่ 1 โพรเซสเซอร์ตัวที่ 2
หน่วยความจำ� 1 หน่วยความจ ำ� 2
ภาพท ่ี 11.16 การต อ่ โพรเซสเซอรร์ ูปแ บบห น่วยค วามจ�ำ ทีม่ ีหลายพอร์ต
2.3 รูปแบบการเชื่อมต่อผ่านอินพุต/เอาต์พุต รูปแบบการต่อโพรเซสเซอร์ลักษณะนี้จะทำ�ให้โพรเซสเซอร์
และหน่วยความจำ�เป็นอิสระต่อกัน การสื่อสารข้อมูลระหว่างกันจะกระทำ�ผ่านพอร์ตของอุปกรณ์อินพุต/เอาต์พุตที่
เป็นพ อร์ตแบบขนานและอนุกรม ดังแ สดงในภาพท ี่ 11.17
อินพุต/เอาต์พุต อินพุต/เอาต์พุต
โพรเซสเซอร์ตัวที่ 1 โพรเซสเซอร์ตัวที่ 2
หน่วยค วามจำ� 1 หน่วยความจ ำ� 2
ภาพท ่ี 11.17 การตอ่ โพรเซสเซอร์รูปแบบเชือ่ มต อ่ ผ า่ นอ นิ พุต/เอาตพ์ ุต